• 首页
  • 关于我们
    expand_more
    • 公司简介
    • 核心团队
    • 研发实力
    • 发展历程
  • 应用领域
    expand_more
    • 电力领域
    • 金融领域
    • 卫星通信领域
  • 产品中心
    expand_more
    • 后量子密码算法IP核
    • 硬件安全IP核
    • 后量子密码芯片
    • 后量子密码评估板
  • 资讯中心
    expand_more
    • 公司新闻
    • 行业动态
  • 人才招聘
  • 联系我们
  • mail_outline hli_mail@163.com
  • phone_in_talk +86 15171482806
  • schedule Mon - Fri: 9:00 - 18:00
PathSoft
  • 首页
  • 关于我们 expand_more
    • 公司简介
    • 核心团队
    • 研发实力
    • 发展历程
  • 应用领域 expand_more
    • 电力领域
    • 金融领域
    • 卫星通信领域
  • 产品中心 expand_more
    • 后量子密码算法IP核
    • 硬件安全IP核
    • 后量子密码芯片
    • 后量子密码评估板
  • 资讯中心 expand_more
    • 公司新闻
    • 行业动态
  • 人才招聘
  • 联系我们
  • 首页chevron_right
  • 产品中心chevron_right

后量子密码算法IP核

拥有多款符合NIST FIPS 203/204/205标准的低开销、可重构、高性能后量子密码算法与算子IP核,支持通用总线及RISC-V扩展指令接口,支持CAVP测试,具备算子级与算法级交付能力,高性能款峰值性能达20万次/秒(密钥封装/解封装)等。

硬件安全IP核

基于延迟链的全数字传感器由缓冲单元(N0缓冲器)和采样单元(N1个缓冲器附带DFF)组成。通过DFF采样时钟传播,检测时钟违例(翻转),指示环境异常或注入攻击,并量化违例幅度。该传感器可监测温度、电压和频率变化,电路规模小于1000门。

后量子密码芯片

安全芯片支持抗量子攻击,兼容SPI协议,支持Kyber全等级算法及密钥操作,160MHz下密钥生成最高8.56万次/秒。集成32位RISC-V内核与TRNG,支持FIPS203/204/205及国密算法,SM3摘要达5Gbps,SM4加解密3.2Gbps,功耗低至7mW/op@100MHz。

后量子密码评估板

ECPQ80HP验证板为ECPQ80HP SOC提供开发测试环境,含时钟、电源及引脚引出,板载Fast-IO、GPIO、UART、SPI NOR Flash等外设。支持多种后量子与传统密码算法测试,集成N300 RISC-V核、TRNG等,具备宽温宽压特性及高性能安全功能,可外接多测试设备。

PathSoft

专注后量子密码安全芯片及高性能数据通信与安全融合芯片设计。依托华中科技大学集成电路学院、国家集成电路产教融合创新平台以及“后量子密码与通信系统实验室”,拥有国内最先开展PQC芯片研究的核心技术团队,以及国内PQC芯片领域最多的专利与IP核等知识产权。

快捷链接

  • 关于我们
  • 应用领域
  • 资讯中心
  • 人才招聘

公司产品

  • 后量子密码算法IP核
  • 后量子密码芯片
  • 硬件安全IP核
  • 后量子密码评估板

联系方式

  • location_on
    武汉东湖新技术开发区关山二路特1号国际企业中心3栋2层
  • smartphone
    +86 15171482806
  • email
    hli_mail@163.com
  • 浙ICP备2023000720号-1
版权所有 © 武汉亦芯微电子有限公司